8Kテレビ放送向けCMOSセンサー、A-D変換回路の工夫で240fpsに

図3 3ステージ構成を採用 3ビットのサイクリック型A-D変換回路と6ビットのサイクリック型A-D変換回路、逐次比較(SAR)型A-D変換回路による3ステージ構成を採用した。これらをパイプライン動作させることで、0.92μsと短い変換時間を達成した。サイクリック型A-D変換回路はシングルエンド構成で、1個のアンプと2個のキャパシターからなる(C<sub>1a</sub>とC<sub>1b</sub>は分割しているが、ここでは1個と数えた)。3個のアンプを使わないため、面積が小さく、消費電力が低い。
図3 3ステージ構成を採用
3ビットのサイクリック型A-D変換回路と6ビットのサイクリック型A-D変換回路、逐次比較(SAR)型A-D変換回路による3ステージ構成を採用した。これらをパイプライン動作させることで、0.92μsと短い変換時間を達成した。サイクリック型A-D変換回路はシングルエンド構成で、1個のアンプと2個のキャパシターからなる(C1aとC1bは分割しているが、ここでは1個と数えた)。3個のアンプを使わないため、面積が小さく、消費電力が低い。

カーソルキー(←/→)でも操作できます