携帯機器にもFPGAが続々と,QuickLogicが語る

 図2 VLPモードでは,入出力端子の信号レベルやメモリの状態はそのまま維持する。図はオシロスコープで各信号を観測したもの。VLP信号(上)が「0」になったときに入出力信号(中,下)が止まり,VLP信号が「1」になると再び入出力信号が動く。VLPモードが解除されるとメモリなどを順次動作状態に戻していき,最後に入出力信号を復旧するため,時間に差が生じている。約250μ秒かかるという。
図2 VLPモードでは,入出力端子の信号レベルやメモリの状態はそのまま維持する。図はオシロスコープで各信号を観測したもの。VLP信号(上)が「0」になったときに入出力信号(中,下)が止まり,VLP信号が「1」になると再び入出力信号が動く。VLPモードが解除されるとメモリなどを順次動作状態に戻していき,最後に入出力信号を復旧するため,時間に差が生じている。約250μ秒かかるという。

カーソルキー(←/→)でも操作できます