米Analog Devices社は、ラッチアップ耐性を高めたスイッチICを発売した。CMOS技術で製造した。同社によると、「CMOSスイッチのnチャネル・トランジスタとpチャネル・トランジスタの間をトレンチ構造で分離したため、あらゆる条件下でラッチアップ耐性を保証できる」としている。さらに静電気放電(ESD)耐圧も高い。人体帯電モデル(HBM)で8kVを確保した。「業界最高レベル」(同社)という。電源電圧は、2電源駆動の場合に±9~±22V、単電源駆動の場合に+9~40Vである。高い電圧で駆動する産業機器や計測器、工業用プロセス制御機器などに向ける。
この記事は会員登録で続きをご覧いただけます
-
会員の方はこちら
ログイン -
登録するとマイページが使えます
今すぐ会員登録(無料)
日経クロステック登録会員になると…
・新着が分かるメールマガジンが届く
・キーワード登録、連載フォローが便利
さらに、有料会員に申し込むとすべての記事が読み放題に!
春割キャンペーン実施中!
>>詳しくは
日経クロステックからのお薦め
日経BP 総合研究所がお話を承ります。ESG/SDGs対応から調査、情報開示まで、お気軽にお問い合わせください。
ブランド強化、認知度向上、エンゲージメント強化、社内啓蒙、新規事業創出…。各種の戦略・施策立案をご支援します。詳細は下のリンクから。
「デジタル&ソリューション」をキーワードに、多様な事業を展開しています。
日経BPは、デジタル部門や編集職、営業職・販売職でキャリア採用を実施しています。デジタル部門では、データ活用、Webシステムの開発・運用、決済システムのエンジニアを募集中。詳細は下のリンクからご覧下さい。