• BPnet
  • ビジネス
  • PC
  • IT
  • テクノロジー
  • 医療
  • 建設・不動産
  • TRENDY
  • WOMAN
  • ショッピング
  • 転職
  • ナショジオ
  • 日経電子版

HOMEエレクトロニクス電子設計 > PCI Ex 3.0に対応、10.3Gビット/秒のレーンを複数搭載できるPHY IPコアをSynopsysが発売

PCI Ex 3.0に対応、10.3Gビット/秒のレーンを複数搭載できるPHY IPコアをSynopsysが発売

  • 小島 郁太郎=Tech-On!編集
  • 2013/01/30 20:24
  • 1/1ページ
米Synopsys社は、1.25G~10.3Gビットのデータ転送レーンを複数搭載できるPHY IPコア「DesignWare Enterprise 10G PHY IP」を発表した。ブレード・サーバや交換機、ルーターなどの高性能な通信/コンピューティング機器に搭載される大型のバックプレーンに向けた製品である。
【技術者塾】(5/17開催)
キャパシタ応用を広げるための基礎と活用のための周辺技術


省エネルギー社会に則した機器を、キャパシタを上手に活用しながら開発するために、その原理と特長、信頼性、長寿命化、高密度化、高出力化などのセル開発の進歩とキャパシタの持つ課題と対応技術まで、実践活用に役立つ応用事例を示しながら学んでいきます。 詳細は、こちら
日程 : 2016年5月17日
会場 : BIZ新宿
主催 : 日経エレクトロニクス

おすすめ