• BPnet
  • ビジネス
  • IT
  • テクノロジー
  • 医療
  • 建設・不動産
  • TRENDY
  • WOMAN
  • ショッピング
  • 転職
  • ナショジオ
  • 日経電子版

HOMEエレクトロニクス電子設計 > PCI Ex 3.0に対応、10.3Gビット/秒のレーンを複数搭載できるPHY IPコアをSynopsysが発売

PCI Ex 3.0に対応、10.3Gビット/秒のレーンを複数搭載できるPHY IPコアをSynopsysが発売

  • 小島 郁太郎=Tech-On!編集
  • 2013/01/30 20:24
  • 1/1ページ
米Synopsys社は、1.25G~10.3Gビットのデータ転送レーンを複数搭載できるPHY IPコア「DesignWare Enterprise 10G PHY IP」を発表した。ブレード・サーバや交換機、ルーターなどの高性能な通信/コンピューティング機器に搭載される大型のバックプレーンに向けた製品である。
【技術者塾】
「1日でマスター、実践的アナログ回路設計」(2016年8月30日(木))


コツを理解すれば、アナログ回路設計は決して難しくはありません。本講義ではオペアンプ回路設計の基本からはじめて、受動部品とアナログスイッチや基準電圧などの周辺回路部品について学びます。アナログ回路設計(使いこなし技術)のコツや勘所を実践的に、かつ分かりやすく解説いたします。。詳細は、こちら
日時:2016年8月30日(火)10:00~17:00
会場:エッサム神田ホール(東京・神田)
主催:日経エレクトロニクス

おすすめ ↓スクロールすると、関連記事が読めます↓