• BPnet
  • ビジネス
  • IT
  • テクノロジー
  • 医療
  • 建設・不動産
  • TRENDY
  • WOMAN
  • ショッピング
  • 転職
  • ナショジオ
  • 日経電子版

HOMEエレクトロニクス電子設計 > TSMC、JEDEC Wide I/O Mobile DRAMインタフェースを実装する2.5次元IC基板の設計を完了

TSMC、JEDEC Wide I/O Mobile DRAMインタフェースを実装する2.5次元IC基板の設計を完了

  • 小島 郁太郎=Tech-On!
  • 2012/10/15 17:39
  • 1/1ページ
台湾TSMCは、同社の2.5次元/3次元IC基板「CoWoS(Chip on Wafer on Substrate)で大きな進展があったと発表した。具体的的には、JEDEC Solid State Technology AssociationのWide I/O mobile DRAMインタフェースを実装した2.5次元テストICの基板設計が完了した。
【技術者塾】(8/31開催)
車載電子機器の中身はこうなっている/b>
~自動車搭載通信機(Telematics)、フル液晶クラスターパネル、衝突防止装置~


本講座では、自動車搭載通信機(Telematics)、フル液晶クラスターパネル、衝突防止装置を構成する電子部品について、実際に講師が分解した機器を見ながら解説いたします。分解の結果として、どこのどのような部品が使用され、今後はどのような機能や部品が使用されるかについての講師の考察についても述べます。市場の評価が高い、スバルのアイサイトについても解説いたします。 詳細は、こちら
日程 : 2016年8月31日
会場 : エッサム神田ホール
主催 : 日経エレクトロニクス

おすすめ ↓スクロールすると、関連記事が読めます↓