• BPnet
  • ビジネス
  • IT
  • テクノロジー
  • 医療
  • 建設・不動産
  • TRENDY
  • WOMAN
  • ショッピング
  • 転職
  • ナショジオ
  • 日経電子版

HOMEエレクトロニクス電子設計 > TSMC、JEDEC Wide I/O Mobile DRAMインタフェースを実装する2.5次元IC基板の設計を完了

TSMC、JEDEC Wide I/O Mobile DRAMインタフェースを実装する2.5次元IC基板の設計を完了

  • 小島 郁太郎=Tech-On!
  • 2012/10/15 17:39
  • 1/1ページ
台湾TSMCは、同社の2.5次元/3次元IC基板「CoWoS(Chip on Wafer on Substrate)で大きな進展があったと発表した。具体的的には、JEDEC Solid State Technology AssociationのWide I/O mobile DRAMインタフェースを実装した2.5次元テストICの基板設計が完了した。
【技術者塾】(10/24開催)
不具合の未然防止に役立つ 組み込みソフトのモデリング

ソフトウエア技術者の設計力向上の勘所


ソフトウエア設計図(モデル)の具体例を紹介しながら基礎を解説します。「静的構造図」や「動的構造図」などを演習を通して作成。ソフトウエア技術者の設計力を高め、もっと速く楽に開発することを目指します。 詳細は、こちら
日程 : 2016年10月24日
会場 : Learning Square新橋
主催 : 日経エレクトロニクス

おすすめ