• BPnet
  • ビジネス
  • IT
  • テクノロジー
  • 医療
  • 建設・不動産
  • TRENDY
  • WOMAN
  • ショッピング
  • 転職
  • ナショジオ
  • 日経電子版

HOMEエレクトロニクス電子設計 > 【DAC 2012】低電力化機能を組み込んだCatapult高位合成ツール、Calyptoが発表

【DAC 2012】低電力化機能を組み込んだCatapult高位合成ツール、Calyptoが発表

  • 小島 郁太郎=Tech-On!
  • 2012/06/26 19:13
  • 1/1ページ
米Calypto Design Systems, Inc.は、低消費電力化機能を内蔵した高位合成ツール「Catapult Low-Power(Catapult LP)」を発表し、49th Design Automation Conference(DAC 2012、2012年6月3日~7日)の展示会でデモンストレーションを行った。
【技術者塾】(10/24開催)
不具合の未然防止に役立つ 組み込みソフトのモデリング

ソフトウエア技術者の設計力向上の勘所


ソフトウエア設計図(モデル)の具体例を紹介しながら基礎を解説します。「静的構造図」や「動的構造図」などを演習を通して作成。ソフトウエア技術者の設計力を高め、もっと速く楽に開発することを目指します。 詳細は、こちら
日程 : 2016年10月24日
会場 : Learning Square新橋
主催 : 日経エレクトロニクス

おすすめ