• BPnet
  • ビジネス
  • PC
  • IT
  • テクノロジー
  • 医療
  • 建設・不動産
  • TRENDY
  • WOMAN
  • ショッピング
  • 転職
  • ナショジオ
  • 日経電子版

HOMEエレクトロニクス電子デバイス2013 VLSI > 【VLSI】東芝が2ビット/セル構造のマスクROMを開発、モバイル機器向けSoCに搭載へ

2013 VLSI

【VLSI】東芝が2ビット/セル構造のマスクROMを開発、モバイル機器向けSoCに搭載へ

  • 赤坂 麻実=Tech-On!
  • 2013/06/13 18:10
  • 1/1ページ
 東芝は、SoCに搭載するマスクROMに2ビット/セルの多値構造を適用した。セル・サイズを拡大せずにセル電流特性を向上させるとともに、製造バラツキによるセル特性の変動を抑制でき、高速動作が可能になるという。
【技術者塾】(5/26開催)
シミュレーション要らずの熱設計・熱対策

~熱を電気回路に見立てて解析、演習で応用力アップ~


本講演を受講すると、シミュレーションに頼らない実践的な熱対策・熱設計ができるようになります。演習を通して実際に熱を解析し、熱設計への理解を深められます。現場で応用できる熱解析ツールを自分で作成できるようになります。 詳細は、こちら
日程 : 2016年5月26日
会場 : 化学会館 7F(東京・御茶ノ水)
主催 : 日経エレクトロニクス

おすすめ