• BPnet
  • ビジネス
  • IT
  • テクノロジー
  • 医療
  • 建設・不動産
  • TRENDY
  • WOMAN
  • ショッピング
  • 転職
  • ナショジオ
  • 日経電子版

HOMEエレクトロニクス電子デバイスLSI設計技能検定試験「ESA」過去問題解説集 > ≪問題≫Verilog-記述式14

  • エッチ・ディー・ラボ
  • 2012/10/26 00:00
  • 1/1ページ


LSIの仕様として非同期リセットRST_Xの最小パルス幅を50nsとした場合、非同期リセットのノイズ対策回路を図示せよ。なお、CLKは50MHzとし、常時供給されているものとする。

< 回路図 >

< 解答欄 >
解答と解説はこちら



* 解答と解説を見るには有料サービス「Tech-On!プレミアム」の加入が必要です。「Tech-On!プレミアム」の詳細はこちらから。

おすすめ